全部
期刊
文献
标题
作者
单位
摘要
关键词
栏目
基金
文献检索
包含全部检索词
包含精确检索词
包含至少一个检索词
作者
出版物
发表时间
-

基于FPGA的组件化抗重放攻击设计

曹宝 郭爽 陈洋 何远杭

中国电子科技集团公司第三十研究所

针对数据中心面临的重放攻击威胁,分析了重放攻击的危害和常用的防御手段,并针对软件实现抗重放攻击模块的不足,提出了一种基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的组件化抗重放设计。采用组件化的设计思想,针对两种典型的业务数据包,设计了抗重放攻击模块的FPGA功能架构、检测关键数据包的状态机和表项配置模块。用较少的FPGA资源实现高带宽、低时延的数据包重放攻击检测和处理,具有可用性高、可配置、可扩展、移植性好等特点。经过验证,该设计适用于企业级的数据中心边界安全防护,可满足未来安全防护设备对安全资源服务化的需求。
【栏 目】 工程与应用
【分 类】 工程技术
【出 处】 《通信技术》2022年07期 第956-961页 (共6页)

相关文献

导出/参考文献
[1]曹宝,郭爽,陈洋,何远杭. 基于FPGA的组件化抗重放攻击设计[J]. 通信技术 . 2022(07): 956-961.

PDF在线阅读

《基于FPGA的组件化抗重放攻击设计》

价格:0.00

Copyright © 2021-2024 全科互知 | 赣ICP备2021006197号-4 | 新出网证(赣)字20417号
赣公网安备 36012102000372号 | 赣B2-20210313 | 技术支持:道然科技

sasa 互知学术
sasa 全科互知